<?xml version="1.0"?>
<feed xmlns="http://www.w3.org/2005/Atom" xml:lang="es">
	<id>http://wiki.madrisx.org:80/index.php?action=history&amp;feed=atom&amp;title=SDRAM</id>
	<title>SDRAM - Historial de revisiones</title>
	<link rel="self" type="application/atom+xml" href="http://wiki.madrisx.org:80/index.php?action=history&amp;feed=atom&amp;title=SDRAM"/>
	<link rel="alternate" type="text/html" href="http://wiki.madrisx.org:80/index.php?title=SDRAM&amp;action=history"/>
	<updated>2026-04-30T01:11:49Z</updated>
	<subtitle>Historial de revisiones de esta página en la wiki</subtitle>
	<generator>MediaWiki 1.41.0</generator>
	<entry>
		<id>http://wiki.madrisx.org:80/index.php?title=SDRAM&amp;diff=3951&amp;oldid=prev</id>
		<title>Museo8bits en 12:32 17 jun 2007</title>
		<link rel="alternate" type="text/html" href="http://wiki.madrisx.org:80/index.php?title=SDRAM&amp;diff=3951&amp;oldid=prev"/>
		<updated>2007-06-17T12:32:31Z</updated>

		<summary type="html">&lt;p&gt;&lt;/p&gt;
&lt;p&gt;&lt;b&gt;Página nueva&lt;/b&gt;&lt;/p&gt;&lt;div&gt;&amp;#039;&amp;#039;&amp;#039;SDR SDRAM&amp;#039;&amp;#039;&amp;#039; (del inglés, &amp;#039;&amp;#039;Single Data Rate Synchronous Dynamic Random Access Memory&amp;#039;&amp;#039;, es decir, memoria RAM dinámica de acceso síncrono de tasa de datos simple). Se comercializó en módulos de 64, 128, 256 y 512 [[Mebibyte|MiB]], y con frecuencias de reloj que oscilaban entre los 66 y los 133 [[Megahercio|MHz]]. Se popularizaron con el nombre de SDRAM (muy poca gente sabía entonces que lo &amp;#039;correcto&amp;#039; era decir SDR), de modo que cuando aparecieron las DDR SDRAM, los nombres &amp;#039;populares&amp;#039; de los dos tipos de tecnologías fueron SDRAM y DDR, aunque las memorias [[DDR]] también son SDRAM.&lt;br /&gt;
&lt;br /&gt;
La diferencia principal radica en que este tipo de memoria se conecta al reloj del sistema y está diseñada para ser capaz de leer o escribir a un ciclo de reloj por acceso, es decir, sin estados de espera intermedios.&lt;br /&gt;
Este tipo de memoria incluye tecnología [[InterLeaving]], que permite que la mitad del módulo empiece un acceso mientras la otra mitad está terminando el anterior.&lt;br /&gt;
&lt;br /&gt;
Para funcionar a toda su velocidad, una memoria SDR requiere un [[caché]] con velocidad suficiente como para no desperdiciar su potencial.&lt;br /&gt;
&lt;br /&gt;
== Véase también ==&lt;br /&gt;
&lt;br /&gt;
* [[Memoria RAM]]&lt;br /&gt;
&lt;br /&gt;
{{Wp}}&lt;br /&gt;
&lt;br /&gt;
[[Categoría:Memorias]]&lt;br /&gt;
[[Categoría:Acrónimos de informática]]&lt;br /&gt;
&lt;br /&gt;
[[de:Synchronous Dynamic Random Access Memory]]&lt;br /&gt;
[[en:SDRAM]]&lt;br /&gt;
[[es:SDRAM]]&lt;br /&gt;
[[eu:SDRAM]]&lt;br /&gt;
[[fi:DRAM#SDRAM]]&lt;br /&gt;
[[fr:SDRAM]]&lt;br /&gt;
[[he:SDRAM]]&lt;br /&gt;
[[it:SDRAM]]&lt;br /&gt;
[[nl:SDRAM]]&lt;br /&gt;
[[pl:SDRAM]]&lt;br /&gt;
[[pt:SDRAM]]&lt;br /&gt;
[[sv:SDRAM]]&lt;br /&gt;
[[tr:SDRAM]]&lt;/div&gt;</summary>
		<author><name>Museo8bits</name></author>
	</entry>
</feed>