<?xml version="1.0"?>
<feed xmlns="http://www.w3.org/2005/Atom" xml:lang="es">
	<id>http://wiki.madrisx.org:80/index.php?action=history&amp;feed=atom&amp;title=Intel_Itanium_2</id>
	<title>Intel Itanium 2 - Historial de revisiones</title>
	<link rel="self" type="application/atom+xml" href="http://wiki.madrisx.org:80/index.php?action=history&amp;feed=atom&amp;title=Intel_Itanium_2"/>
	<link rel="alternate" type="text/html" href="http://wiki.madrisx.org:80/index.php?title=Intel_Itanium_2&amp;action=history"/>
	<updated>2026-04-30T10:25:50Z</updated>
	<subtitle>Historial de revisiones de esta página en la wiki</subtitle>
	<generator>MediaWiki 1.41.0</generator>
	<entry>
		<id>http://wiki.madrisx.org:80/index.php?title=Intel_Itanium_2&amp;diff=4245&amp;oldid=prev</id>
		<title>Museo8bits: Protegió Intel Itanium 2 [edit=autoconfirmed:move=autoconfirmed]</title>
		<link rel="alternate" type="text/html" href="http://wiki.madrisx.org:80/index.php?title=Intel_Itanium_2&amp;diff=4245&amp;oldid=prev"/>
		<updated>2007-07-10T12:38:58Z</updated>

		<summary type="html">&lt;p&gt;Protegió &lt;a href=&quot;/index.php/Intel_Itanium_2&quot; title=&quot;Intel Itanium 2&quot;&gt;Intel Itanium 2&lt;/a&gt; [edit=autoconfirmed:move=autoconfirmed]&lt;/p&gt;
&lt;table style=&quot;background-color: #fff; color: #202122;&quot; data-mw=&quot;interface&quot;&gt;
				&lt;tr class=&quot;diff-title&quot; lang=&quot;es&quot;&gt;
				&lt;td colspan=&quot;1&quot; style=&quot;background-color: #fff; color: #202122; text-align: center;&quot;&gt;← Revisión anterior&lt;/td&gt;
				&lt;td colspan=&quot;1&quot; style=&quot;background-color: #fff; color: #202122; text-align: center;&quot;&gt;Revisión del 14:38 10 jul 2007&lt;/td&gt;
				&lt;/tr&gt;&lt;tr&gt;&lt;td colspan=&quot;2&quot; class=&quot;diff-notice&quot; lang=&quot;es&quot;&gt;&lt;div class=&quot;mw-diff-empty&quot;&gt;(Sin diferencias)&lt;/div&gt;
&lt;/td&gt;&lt;/tr&gt;&lt;/table&gt;</summary>
		<author><name>Museo8bits</name></author>
	</entry>
	<entry>
		<id>http://wiki.madrisx.org:80/index.php?title=Intel_Itanium_2&amp;diff=4244&amp;oldid=prev</id>
		<title>Museo8bits en 12:38 10 jul 2007</title>
		<link rel="alternate" type="text/html" href="http://wiki.madrisx.org:80/index.php?title=Intel_Itanium_2&amp;diff=4244&amp;oldid=prev"/>
		<updated>2007-07-10T12:38:26Z</updated>

		<summary type="html">&lt;p&gt;&lt;/p&gt;
&lt;p&gt;&lt;b&gt;Página nueva&lt;/b&gt;&lt;/p&gt;&lt;div&gt;&amp;lt;!---&lt;br /&gt;
{{Infobox Microprocesador&lt;br /&gt;
| nombre      = Itanium 2&lt;br /&gt;
| imagen      = Itanium2.JPG&lt;br /&gt;
| caption     = &lt;br /&gt;
| produced-start = mediados de 2002&lt;br /&gt;
| produced-end = el presente&lt;br /&gt;
| slowest     = 200  | slow-unit     = MHz&lt;br /&gt;
| fastest     = 1.6  | fast-unit     = GHz&lt;br /&gt;
| fsb-slowest = 200   | fsb-slow-unit = MHz&lt;br /&gt;
| fsb-fastest = 533  | fsb-fast-unit = MHz&lt;br /&gt;
| manuf1      = Intel&lt;br /&gt;
| core1       = McKinley&lt;br /&gt;
| core2       = Madison&lt;br /&gt;
| core3       = Hondo&lt;br /&gt;
| core4       = Deerfield&lt;br /&gt;
| size-from   = &lt;br /&gt;
| size-to     = &lt;br /&gt;
| arch        = [[IA-64]]&lt;br /&gt;
| sock1       = &lt;br /&gt;
| sock2       = &lt;br /&gt;
| sock3       = &lt;br /&gt;
| sock4       = &lt;br /&gt;
| sock5       = &lt;br /&gt;
}}&lt;br /&gt;
---&amp;gt;&lt;br /&gt;
[[Image:Itanium2.JPG|thumb|240px|Itanium 2]]&lt;br /&gt;
El &amp;#039;&amp;#039;&amp;#039;Itanium 2&amp;#039;&amp;#039;&amp;#039; es un procesador de [[arquitectura (informática)|arquitectura]] [[IA-64]] que fue desarrollada conjuntamente por [[Intel]] y [[Hewlett-Packard]], introducida en julio de [[2002]]. &lt;br /&gt;
&lt;br /&gt;
== Diferentes versiones y características técnicas ==&lt;br /&gt;
Todos los procesadores Itanium 2 comparten una misma jerarquía de memoria caché. Todos tenían una caché de nivel 1 de 16 KB para instrucciones y otra de 16 KB para datos. La caché de nivel 2 está unificada (es la misma para datos e instrucciones) y tiene un tamaño de 256 KB. La caché de nivel 3 también está unificada y varía el tamaño desde los 1,5 MB hasta los 9 MB. En una elección interesante del diseño, la caché de nivel 2 contenía suficiente lógica para el manejo de las operaciones de los semáforos (mecanismos de sincronización del kernel) sin molestar a la [[ALU|ALU]]. El [[Bus_de_datos|bus]] del Itanium 2 tenía velocidades desde 200 MHz hasta los 333 MHz.&lt;br /&gt;
&lt;br /&gt;
=== McKinley ===&lt;br /&gt;
McKinley fue la primera versión del Itanium 2, fabricada en un proceso de fabricación de 0.18 micras. Fue lanzado con unas velocidades que oscilaban entre los 900 MHz y 1 GHz, con un tamaño de caché de 1,9 y 3 MB. Añadió la instrucción de salto largo al juego de instrucciones al IA-64. El rendimiento de la arquitectura IA-64, aunque era mejor, aún era más lenta que los procesadores actuales x86. El rendimiento del McKinley era similar que un Pentium II a 2/3 de su velocidad.&lt;br /&gt;
&lt;br /&gt;
=== Madison ===&lt;br /&gt;
El Madison fue inicialmente introducido en junio del 2003. Inicialmente tenía tres versiones disponibles: 1,3 GHz con 3 MB de caché, 1,4 GHz con 4 MB de caché y 1,5 GHz con 6 MB de caché.&lt;br /&gt;
Estaba fabricado en un proceso de 0.13 micras, el tamaño de su núcleo era de 374 mm². Su sistema de alimentación permanecía sin cambios desde el McKinley con 130 vatios. En septiembre del 2003 fue lanzada una versión de 1,4 GHz con una caché de 1,5 MB, hasta la versión a 1,6 GHz con 9 MB de cache, lanzada en noviembre del 2004.&lt;br /&gt;
&lt;br /&gt;
=== Hondo ===&lt;br /&gt;
Hondo fue anunciado como un módulo del procesador dual mx2 de HP en febrero del 2003 y empezó a venderse a principios del 2004. Consiste de dos núcleos Madison con 32 MB de caché de nivel 4 y cabe en el mismo espacio que un Itanium normal. Ahora los núcleos corren a 1,1 GHz con 4 MB de caché de nivel 3 cada uno.&lt;br /&gt;
&lt;br /&gt;
=== Deerfield ===&lt;br /&gt;
Deerfield fue lanzado en septiembre del 2003. Con una caché de 1,5 MB, corriendo a 1 GHz, este fue el primer Itanium con bajo voltaje, que consumía 62 vatios.&lt;br /&gt;
&lt;br /&gt;
=== Fanwood ===&lt;br /&gt;
El núcleo Fanwood debutó en noviembre del 2004. Las versiones incluían una edición de 1,6 GHz con 3 MB de caché de nivel 3 con una velocidad de [[Bus_de_datos|bus]] de 200 MHz o 266 MHz y una versión de bajo voltaje de 1,3 GHz con 3 MB de caché de nivel 3 a 200 MHz.&lt;br /&gt;
&lt;br /&gt;
=== Montecito ===&lt;br /&gt;
Itanium 2 serie 9000: versión de doble núcleo lanzada en julio de 2006. Incluye soporte hardware de virtualización, multithreading y una mayor caché (12 MB de caché L3 por núcleo). &lt;br /&gt;
{{wp}}&lt;br /&gt;
[[Categoría:Microprocesadores Intel]]&lt;br /&gt;
&lt;br /&gt;
[[cs:Itanium 2]]&lt;br /&gt;
[[de:Intel Itanium 2]]&lt;br /&gt;
[[en:Itanium 2]]&lt;br /&gt;
[[es:Intel Itanium 2]]&lt;br /&gt;
[[fr:Itanium 2]]&lt;br /&gt;
[[it:Itanium 2]]&lt;br /&gt;
[[ja:Itanium 2]]&lt;br /&gt;
[[nl:Itanium 2]]&lt;br /&gt;
[[pl:Itanium 2]]&lt;br /&gt;
[[ru:Itanium 2]]&lt;br /&gt;
[[sk:Itanium 2]]&lt;br /&gt;
[[sv:Itanium 2]]&lt;br /&gt;
[[zh:Itanium 2]]&lt;/div&gt;</summary>
		<author><name>Museo8bits</name></author>
	</entry>
</feed>